|
|
¢ßÇѹéÀüÀÚ´Â 1997³â FPGA ½Ç½À Àåºñ °³¹ßÀ» ½ÃÀÛÀ¸·Î DSP, ±¤Åë½Å, ÀüÀÚ±âÇÐ, ÇÁ·Î¼¼¼, ÀÓº£µðµå ½Ã½ºÅÛ ½Ç½ÀÀåºñ µîÀ» °³¹ßÇÏ¿© Àü±¹ 210¿©°³ ÀÌ°ø°è ´ëÇÐ ¹× ¿¬±¸±â°ü, Ư¼ºÈ°í, Àü¹®°è°í, ¸¶À̽ºÅÍ°í, Àη°³¹ß¿ø, »ê¾÷üÀÇ ±³À°¿¡ Àû¿ëµÇ°í ÀÖ½À´Ï´Ù. ±³À°¿ë ½ÇÇè ½Ç½À Àåºñ Àü¹® ¾÷ü·Î ÃÖÃÊ·Î ½ÃÀåÀ» Çü¼ºÇÏ¿´°í, µ¿Á¾ ¾÷°èÀÇ ÁÖ¸ñÀ» ¹Þ°í ÀÖÀ¸¸ç, µ¿Á¾ ¾÷ü¸¦ À̲ø°í ÀÖ´Ù´Â ÆòÀ» ¹Þ°í ÀÖ½À´Ï´Ù. ±³À°Ç÷§ÆûÀº °øÇб³À°¿¡ ÇʼöÀûÀÎ ±âÃÊÀü±âÀüÀÚ ºÐ¾ß¸¦ Æ÷ÇÔ Àüü 13°³ Á¦Ç°±ºÀ¸·Î ±¸¼ºµÇ¾î ÀÖÀ¸¸ç 14´ë Áö½Ä°æÁ¦ Àü·«±â¼ú(Áö½Ä°æÁ¦ ÅëÇÕ±â¼ú û»çÁø)À» ±âÃÊ·Î ÇÏ°í ÀÖ½À´Ï´Ù. Áßµî/°íµî ±³À°±â°ü¿¡¼ÀÇ Á÷¾÷±³À°¿¡ ÇÊ¿äÇÑ ±âÃʱâ¼ú, Çٽɱâ¼ú ¹× À¶ÇÕ±â¼ú ºÐ¾ß ÃÑ 76°³ Á¦Ç°À¸·Î ±¸¼ºµÇ¾î ÀÖ½À´Ï´Ù. ±âº» ±³°ú¸ñ ¼ö¾÷ »Ó ¾Æ´Ï¶ó ÇÁ·ÎÁ§Æ® ¼ö¾÷, ĸ½ºÅæ µðÀÚÀÎ ±³°ú¸ñ ¼ö¾÷ Àû¿ëÀÌ °¡´ÉÇϵµ·Ï ü°èÀûÀÎ ±³À° ¿ä¼Ò¿Í dzºÎÇÑ ÄÜÅÙÃ÷¸¦ Á¦°øÇÕ´Ï´Ù. [ ±â¾÷ºñÀü]
|
|
|
|
|
|
|
|